order_bg

products

UC2843BD1013TR ic chip integrated circuit electronics semiconductor notam novam et originalem maculam unam emere

Description:


Product Detail

Product Tags

Product attributa

EXEMPLUM DESCRIPTIO
Categoria Integrated Circuitus (IC)

Potestas Management (PMIC)

DC DC Switching Controllers

Mfr STMicroelectronics
Series -
sarcina Tape & Reel (TR)

Cut Tape (CT)

Digi-Reel®

SPQ 2500
Product Status Active
Output Type Transistor Coegi
Officium Gradus-sursum, GRADATUS / GRADATUS-down
Output configurationis Positivum, solitudo Capax
Acta Boost, Flyback
Numerus Outputs 1
Output Augmenta 1
Voltage - Supple (Vcc/Vdd) 7.6V ~ 30V
Frequentia - Switching Ad 500kHz
Officium Cycle (Max) 96%
Synchroni Rectifier No
Horologium Sync No
Vide Interfaces -
Imperium Features Frequentia Imperium
Operating Temperature -25°C ~ 85°C (TA)
Adscendens Type Superficie montis
Sarcina / Case 8-SOIC (0.154", 3.90mm Latitudo)
Elit Fabrica Package 8-SOIC
Basis Product Number UC2843B

 

Integrated Circuit Type

1.LDO, seu moderatrix stillicidium humile, est humilis dropout linearis ordinator qui utitur effectu transistoris vel campi tubo (FET) operantis in regione sua satietatem ad detrahendum excessum intentionis ex initus intentionis applicatae ad educendum intentionem ordinatam.
Quattuor elementa principalia sunt Droout, Sonitus, Potentia Supple Ratio Rejectio (PSRR), et Current Iq.
Praecipuae partes: ambitus incipiens, fons assiduus, inclinatio unitatis, circuitus efficiens, elementum accommodans, fons referens, error amplificator, feedback resistor retis et circuitus tutelae, etc.

2.operans principium
Circuitus fundamentalis LDO constat seriei ordinatoris VT, sampling resistentium R1 et R2, et collatio ampliantis A.
Patet ratio, si clavus in alta planities est, in quo incipit circuitus, continuus fons currens praebet ambitum totius ambitus, fons intentionis referens cito componitur, et initus initus intentionis pro intentione dicitur. potentiae copiae, relatio intentionis adhibetur ut pars negativa initus intentionis erroris ampliantis, resistor feedback retis dividit output intentionem et obtinet intentionem feedback, haec intentionis intentionis initus est ad eandem partem terminatio erroris comparatoris; et negativa Haec visio intentionis initus est ad latera isotropica erroris comparati et comparata cum intentione negativa.Differentia inter duas voltages ampliatur per errorem amplificantis ad directe regere portam potentiae elementi moderantis, et output LDO refrenat mutando statum conductionis tubi adaptantis, id est Vout = (R1 + R2)/ R2 Vref
Gubernator linearis actualis humilis dropout etiam alia munera habet ut onus ambitus brevitatis tutelae, shutdown overvoltage, shutdown scelestae, nexus e converso praesidio, etc.

3.Commoda, incommoda, status current
Dropout intentione (LDO) lineares regulatores humiles sunt, strepitus humiles, venae quiescentes, paucae externae partes, fere tantum unum vel alterum capacitores praetereuntes, et strepitum proprium nimis habent et summam vim habent Reiectionis Ratio (PSRR).LDO est minima ratio in Chip (SoC) valde humilis sumptionis sui.Adhiberi potest ad imperium canalem venae principale et in gyros ferramentorum insertas sicut MOSFETs cum in-linea obsistentia nimis, Schottky diodes, sampling resistentes, et divisores intentionis, necnon tutelae hodiernae plusquam tutelae temperaturae; praecisio fontes referendi, differentiales ampliatores, moratores, etc. PG est nova generatio LDO cum auto-test uniuscuiusque civitatis output et retardatae potentiae copiae tutae, quae etiam Potestas Boni dici, id est "potestas bona vel potestas stabilis". .Multi LDOs unum tantum capacitorem in inputatione requirunt et unum in operatione stabilis in output.
Novi LDOs sequentes specificationes consequi possunt: ​​strepitus 30µV, PSRR de 60dB, quiescente impetu 6µA, et gutta intentionis tantum 100mV.Praecipua causa huius moderatoris linearis LDO melioris exsecutionis est quia regulator usus est P-channel MOSFET, quae intentione agitata est et nullum requirit currentem, reducendo currentem ab ipsa fabrica et intentione consumpta transiliente.gutta fere aequalis est producto ex output currente et in resistentia.Voltatio trans MOSFET stilla est valde humilis propter suam in-resistentiam humilis.Communes regulatores lineares PNP transistores utuntur.In circulis cum transistoribus PNP, voltatio inter input et output stilla non debet nimis humilis esse quominus transistoris PNP in saturitatem accedat et facultatem output reducat.


  • Priora:
  • Deinde:

  • Epistulam tuam hic scribe et mitte nobis