order_bg

Products

  • XC7Z035-2FFG676I - Circuitus Integrati (IC), Embedded, Systema de Chip (SoC)

    XC7Z035-2FFG676I - Circuitus Integrati (IC), Embedded, Systema de Chip (SoC)

    Familia Zynq-7000 flexibilitatem et scalam FPGA offert, dum effectum, potestatem et facilitatem usuum quae ASIC et ASSPs associantur.Circumscriptio machinarum in Zynq-7000 familiae permittit designatores designantes ut sumptus-sensitivos oppugnant necnon applicationes summus effectus e uno suggestu instrumentorum industriae vexillum utentes.Dum singulae notae in Zynq-7000 familia easdem PS continet, copiae PL et I/O inter cogitationes variant.Quam ob rem, Zynq-7000 et Zynq-7000S SoCs amplis applicationibus quibus inclusis inservire possunt:

    • Automotive auxilium coegi, informationes exactoris et infotainment

    • Iaci camera

    • Industriae motoris imperium, networking industrialis, visio machinalis

    • IP et Smart camera

    • LTE radio et baseband

    • Medical diagnostica et imaginatio

    Multifunction • typographos

    • Video et nocturno apparatu

  • XC7Z100-2FFG900I - Circuitus Integrati, Embedded, Ratio de Chip (SoC)

    XC7Z100-2FFG900I - Circuitus Integrati, Embedded, Ratio de Chip (SoC)

    SoCs Zynq®-7000 praesto sunt in -3, -2, -2LI, -1, et -1LQ gradus velocitatis, cum -3 summa operatione habentes.Cogitationes -2LI ad logicam programmabilem operantur (PL) VCCINT/VCCBRAM = 0.95V et ad maximam vim statice inferioris muniuntur.Celeritas specificatio machinae -2LI eadem est ac machinae -2LI.Cogitationes -1LQ in eadem intentione et velocitate cum -1Q machinis agunt et ad potentiam inferiorem muniuntur.Zynq-7000 fabrica DC et AC notae specificatae sunt in commercio, extenso, industriali et expanso (Q-temp) iugis temperaturae.Praeter range temperatura operantem vel aliter notatum, omnes DC et AC parametri electricae iidem sunt pro certo gradu celeritatis (id est, propriae sincere notae velocitatis gradus machinalis industrialis eaedem sunt ac pro -1 velocitate gradus commerciales. fabrica).Sed tantum gradus celeritatis selectae et/vel inventa praesto sunt in iugis temperaturae commercialis, extensae vel industrialis.Tota copia intentionum et coniunctionis temperaturae specificatae sunt condiciones pessimae repraesentativae.Parametri inclusa communia sunt consiliis popularibus et applicationibus typicis.

  • XCVU9P-2FLGA2104I - Circuitus Integrati, Embedded, FPGAs (Ges Programmabilis Agri Array)

    XCVU9P-2FLGA2104I - Circuitus Integrati, Embedded, FPGAs (Ges Programmabilis Agri Array)

    In Xilinx® Virtex® UltraScale+™ FPGAs praesto sunt in -3, -2, -1 gradus velocitatis, cum -3E machinis quae summa operantur.Cogitationes -2LE in intentione VCCINT in 0.85V vel 0.72V operari possunt et vim maximam static inferiorem praebent.Cum in VCCINT = 0.85V operatum sit, -2LE machinis adhibitis, celeritas in L machinis specificatio eadem est ac gradus celeritatis -2I.Cum in VCCINT = 0.72V operatum est, in -2LE effectus et potentia stabilis et dynamica reducitur.DC and AC notae specificantur in extenso (E), industriae (I), et militaris (M) temperatura iugis.Praeter range temperatura operantem vel aliter notandum, omnes DC et AC parametri electricae iidem sunt pro certo gradu celeritatis (id est, notae sincere -1 celeritatis gradus extensae notae eaedem sunt ac pro gradu celeritatis -1 fabricae industriae).Sed tantum gradus celeritatis selectae et/vel machinae in unaquaque temperatura range praesto sunt.

  • XCVU9P-2FLGB2104I - Circuitus Integrati, Embedded, Field Programmabiles Porta Array

    XCVU9P-2FLGB2104I - Circuitus Integrati, Embedded, Field Programmabiles Porta Array

    In Xilinx® Virtex® UltraScale+™ FPGAs praesto sunt in -3, -2, -1 gradus velocitatis, cum -3E machinis quae summa operantur.Cogitationes -2LE in intentione VCCINT in 0.85V vel 0.72V operari possunt et vim maximam static inferiorem praebent.Cum in VCCINT = 0.85V operatum sit, -2LE machinis adhibitis, celeritas in L machinis specificatio eadem est ac gradus celeritatis -2I.Cum in VCCINT = 0.72V operatum est, in -2LE effectus et potentia stabilis et dynamica reducitur.DC and AC notae specificantur in extenso (E), industriae (I), et militaris (M) temperatura iugis.Praeter range temperatura operantem vel aliter notandum, omnes DC et AC parametri electricae iidem sunt pro certo gradu celeritatis (id est, notae sincere -1 celeritatis gradus extensae notae eaedem sunt ac pro gradu celeritatis -1 fabricae industriae).Sed tantum gradus celeritatis selectae et/vel machinae in unaquaque temperatura range praesto sunt.Notae XQ in hac notitia schedae propriae sunt ad machinis in XQ fasciculis asperis praesto.Defensionis UltraScale Architecturae Data Sheet: Overview (DS895) pro ulteriore notitia in XQ Defensionis partes numeri, fasciculi et informationes ordinandi.

  • XCZU6CG-2FFVC900I - Circuitus Integrati, Embedded, Ratio de Chip (SoC)

    XCZU6CG-2FFVC900I - Circuitus Integrati, Embedded, Ratio de Chip (SoC)

    Familia Zynq® UltraScale+ MPSoC innititur ex architectura UltraScale™ MPSoC.Haec familia productorum integrat plumam divitem 64-bit quad-core vel cori Arm® Cortex®-A53 et dual-core Brachium Cortex-R5F fundatum systema processus processus (PS) et logica programmabilis Xilinx (PL) Architectura UltraScale in a. uno artificio.Inclusa etiam sunt in- chip memoriae, multiporti memoriae externae interfacies, et copia connectivity peripheralium interfaces copiosae.

  • TPS62202DBVR - Circuitus Integratus (IC), Potestas Management (PMIC), Regulatores intentionis - DC DC Switching Regulatores

    TPS62202DBVR - Circuitus Integratus (IC), Potestas Management (PMIC), Regulatores intentionis - DC DC Switching Regulatores

    TPS6220x fabrica synchrona est gradatim convertentis operans cum typice 1-MHz frequentiae fixae pulsus latitudinis modulationis (PWM) in moderato ad onus grave excursus et in potentia nisi modus operandi cum pulsus frequentiae modulatione (PFM) ad leve onus incursus.In operatione PWM convertens singulari celeri responsio utitur, modus intentionis, moderatoris schema cum intentione initus pascendi deinceps.Hoc bonum rectam et onus ordinationem consequitur et usum parvae ceramicae input et output capacitorem concedit.In initio cuiusque cycli horologii a signo horologii incipientis (S), transitum P-channel MOSFET in volvitur, et inductor currentis aggeres ascendit usque dum itinera comparator et logica moderatio transitum vertit.Praesens comparator modus etiam transitum vertit in casu, terminus hodiernae transitum P-channel superatur.Tunc transitum N-canale rectificans volvitur in et ramiculi currentis inductor descendit.Proximus cyclus ab horologii signo rursus invertitur ab N-canali emendante et conversus in transitum P-alvei initiatur.GM amplificator et initus intentionis ortum tempus Sawtooth generantis determinat;Ergo quaelibet mutatio in intentione initus vel in intentione evolutionis directo moderatur officium convertentis.Hic dat lineam caducam et sarcinam valde bonam expers.

  • TPL5010DDCR - Circuitus (IC), Horologium / Timing, Programmabiles Timers et Oscillatores

    TPL5010DDCR - Circuitus (IC), Horologium / Timing, Programmabiles Timers et Oscillatores

    In TPL5010 Nano Timer potentiae ultra-humilis timer est cum pluma vigili destinata systematis evigilandi in officio cycli, pugnae applicationes qualificatae quales sunt in IOT.Multae ex his applicationibus usum μC requirunt, optabile est ut µC in humili modo vim facere augendi compendia current, solum evigilantes in aliquibus temporis intervallis ad colligendas notitias vel operas interrumpendas.Tametsi internus timor μC ad vigilias systematis adhiberi potest, singulae microamplas totius systematis hodiernae facile consumunt.
  • TLV62569PDDCR - Circuitus Integrated (IC), Potestas Management (PMIC), Regulatores intentionis - DC DC Switching Regulatores

    TLV62569PDDCR - Circuitus Integrated (IC), Potestas Management (PMIC), Regulatores intentionis - DC DC Switching Regulatores

    TLV62569 fabrica synchrona gradatim descendit hircum DC-DC convertentis optimized pro efficientia et compacta solutionis altitudinis magnitudine.Fabrica permutat virgas integras ut output venae liberandae usque ad 2 A.

    In medio ad onera gravia, fabrica operatur in modum pulsus latitudinis modulationis (PWM) cum frequentia mutandi 1.5-MHz.Sub leve onere, machina automatice ingreditur Potestatem Servare Modum (PSM) ad altam efficientiam servandi in toto onere currente.In shutdown, hodierna consumptio ad minus quam 2 µA redacta est.

    TLV62569 aptam outputationem praebet intentionis per resistor extraneorum divisoris.Moles initium internus circuit limites currentis incurrentis durante satus.Aliae notae ut supra current

    tutela, scelerisque shutdown tutela ac potentia bona constructa sunt.Cogitatus praesto est in sarcina SOT23 et SOT563.

  • TLV62080DSGR - Circuitus Integrati (IC), Potestas Management (PMIC), Regulatores intentionis - DC DC Switching Regulatores

    TLV62080DSGR - Circuitus Integrati (IC), Potestas Management (PMIC), Regulatores intentionis - DC DC Switching Regulatores

    In machinae familiae TLV6208 sunt parvae hircorum convertentium cum paucis componentibus externis, ut solutiones efficaces constant.Conversi sunt synchroni gradus descendentium cum inputatione intentionis 2.5 et 2.7 (2.5 V pro TLV62080, 2.7 V pro TLV62084x) ad 6 V. TLV6208x machinae in altum efficientiae gradum descendunt conversionem per amplam extensionem.In medio ad onera gravia, conversi TLV6208 in modum PWM agunt et automatice potentiam ingrediuntur nisi modum operationis in excursus leves ad altam efficientiam obtinendam super totius oneris range currentis.
    Ad cancellos systematis requisitis compellare, recompensatio interna ambitus amplis valorum outputorum externorum permittit capacitor.With the DCS Control™ (Direct Control with Seamless transition into Power save mode) architectura optimum onus transiens perficientur et output intentione ordinandi accurate obtinentur.Cogitationes in promptu sunt 2-mm × 2-mm WSON involucrum cum Thermal Pad.
  • XCKU15P-2FFVE1760E 100% novam et originalem stirpem

    XCKU15P-2FFVE1760E 100% novam et originalem stirpem

    Haec series notam FPGA habet optimae sumptus effectus, effectus, consummatio potentiae, et summus finis functiones praebet, sicut transceivers, memoria interfacies lineae rates, 100G nexus astularum, etc. FPGA selectable -3, -2, -1 gradus velocitatis.Haec series idealis est ad fasciculum processus, DSP functiones, et applicationes ut wireless MIMO technologiae, retiacula Nx100G et centra data.Fabrica architecturae UltraScale™ adoptat, quae ultra-altum effectum habet cum memoria ultraRAM, quae sumptus BOM minuere potest, et cum periphericis maximis muneribus cooperari potest ad systemata sumptus efficaces creare.FPGAs varias facultates copiarum habent optiones, systema perficiendi cum potentia debita aequantia.

  • LCMXO2-2000HC-4TG100I FPGA CPLD MachXO2-2000HC 2.5V/3.3V

    LCMXO2-2000HC-4TG100I FPGA CPLD MachXO2-2000HC 2.5V/3.3V

    CPLD MachXO2-2000HC 2.5V/3.3V TQFP100 LCMXO2-2000HC-4TG100I, CPLD MachXO2 Mico 79 I/O, 2112 Labs, 7.24ns, ISP, 2.375 → 3.465 V 100-Pin TQFP

  • TPS54360BQDDARQ1 Novum et Originale Gradus DC-DC Converter cum Eco-modus ™ Automotive

    TPS54360BQDDARQ1 Novum et Originale Gradus DC-DC Converter cum Eco-modus ™ Automotive

    TPS54360B-Q1 est 60-V 3.5-A gradatim ordinator cum MOSFET parte integrata.Ad autocineticam applicationem idoneus est.