order_bg

products

A3PN060-VQG100I 100-VQFP (14×14) ambitus integratus IC FPGA 71 I/O 100VQFP macula una emptum

Description:


Product Detail

Product Tags

Product attributa

EXEMPLUM DESCRIPTIO
Categoria Integrated Circuitus (IC)  Embedded  FPGAs (Field Programmable Porta Forum)
Mfr Microchip Technology
Series ProASIC3 nano
sarcina Tray
Latin Package 90
Product Status Active
Summa RAM Bits 18432
Numerus I / O * 71
Numerus Portarum 60000
Voltage - Supple 1.425V ~ 1.575V
Adscendens Type Superficie montis
Operating Temperature -40°C ~ 100°C (TJ)
Sarcina / Case 100-TQFP
Elit Fabrica Package 100-VQFP (14×14)
Basis Product Number A3PN060

Microsemi

Microsemi Corporation, Praetorium in Irvine, California, est primarius designator, opifex, et venalicius summus perficientur analogi et signum mixti ambitus integrati et summus Fiducia semiconductorum qui administrant et moderantur vel moderantur commeatuum potestate, contra spicas voltages transeuntes protegunt et transmittunt. accipite et augete signa.

Producta Microsemi standalone comprehendunt partes et solutiones ambitus integratae, quae augendae designationes emptorum perficiendi et constantiae augendae, gravidae optimizing, minuendi magnitudinem, et ambitus tutandi.utilibus.

Introductio ad FPGAs ad Microsemi

Microsemi Actel in MMX acquiritur, quod Microsemi FPGAs trium decenniis antiquis facit.Actel's FPGAs feliciter usi sunt in programmatis spatio plusquam CCC super praeteritum decennium, probans Actel's FPGAs haud dubie certas esse.

Cogitationes anti-fuscae erant maxime ad mercatum militarem et ad civilian mercatum non apertae, sic impressio Actel semper obscura fuit usque ad 2002 cum inducta est FPGAs eius innovatio Flash-fundata, mysterium Actel revelans, quod paulatim fecit. suam viam ad forum civilian et omnibus notum est.Prima architectura Flash FPGA proASIC erat, cuius unius-chip notae CPLDs et infimae potentiae sumptio aequiparatae et facultates propriae ultra illas CPLDs laudem evolutionis fabrum consecuti sunt, et magis ac magis homines architecturae Flash FPGAs adhibebant ut pro originalibus CPLDs ac SRAM FPGAs.

Cum necessitates societatis mutare pergunt, Actel technologiam FPGA constanter auget, assidue expolit ac ditavit munera et facultates internas FPGAs, et Actel 2005 tertiam generationem FPGAs mico architecturae - ProASIC3/E.Prospera launch ProASIC3/E novam evolutionis undam praedicavit.Prospera deductio ProASIC3/E novum "proelium" inter FPGAs annuntiavit.Familia ProASIC3/E designata est in responsione ad mercaturam validam postulationem plenam Featured, humilis sumptus, FPGAs pro consumendi, autocinetis et aliis applicationibus sumptuum sensitivorum.Hae sunt producta Actel.

Fusion: industriae primae FPGA cum analogia functionis, integrando 12 frenum AD, Flash Memoria, RTC, et alia elementa ad rem SoC faciunt.

IGLOO: potentia ultra-humilis FPGA cum singulari Flash *Congelo modo somni, quo infima potentia usque ad 5µW consumptio est et status RAM et registra conservatur.

IGLOO2: optimized I/O in IGLOO subnixum, eximium numerum I/O portuum offerens, subsidium initibus felis incisis, calidis ploughing, aliisque notis.

ProASIC3L: lineamenta non solum alta exsecutio ProASIC3, sed etiam consummatio virtutis humilis.

Nano: consummatio industriae potentiae infimae FPGA, cum minima statice potentiae consumptio 2µW, featurans sarcinam ultra-parvam 3mm*3mm et ultra-humilis inceptio pretium US$0.46.

Hae series omnes partes Actel tertiae generationis Mico architecturae FPGAs sunt, cuius diversae notae necessitates diversorum mercatus possunt occurrere et utentes amplis optiones et effectus inopinatos ad augendae eorum productorum aemulationem afferunt.Videamus lineamenta excitantis Actel tertiae generationis Flash architectura FPGAs.

Polarfire FPGA familia

Microsemi PolarFire FPGAs sunt quintae generationis non volatilis FPGA machinae technologiae volatiles ultimi 28um processuum non volatilium, densitatis mediae, et consummationis infimae potentiae, architecturae infimae potentiae FPGA integratae, potentiae infimae 12.7Gbps transceiver, in potentia humili duali PCI Express constructa. Gen2 (EP/RP) necnon machinis securitatis datae ad libitum et encryption co-processus integrae humilitatis potentiae.Cum usque ad 481K cellulas logicas, intentiones 1.0V-1.05V operantium, et temperaturas commerciales (0°C - 100°C) et industriales (-40°C - 100°C), linea producti Microsemi FPGA lata est; et launch PolarFire mercatum suum potentiale pro FPGAs dilatat ad mercatum $2.5 miliarda mediae densitatis technicae.

Quid utimur Microsemi FPGAs

I High securitatis

Securitas architecturae Mico Actel FPGAs relucet in 3 laminis tutelae.

Prima tabula ad tutelam corporis pertinet, transistores Actel tertiae generationis Flash architectura FPGAs muniuntur per 7 ordines metalli, remotio metalli iacuit difficillimum est e contrario ipsum consequi (per certa media metallo removere. iacuit videre transistores status mutandi interni et sic consilium effingere);Micare FPGAs non volatiles sunt, nulla externa figuratio requiritur chippis, una chip, et fluere potest sine timore intercipiendi notitiae fluminis in processu configurationis.

Secunda tabula est Encryption technologia Flash Lock, quae ut nomen sonat effectum est densis in cellulis Flash.Est algorithmus 128-frenum encryption quod non legitimum operationes in spuma prohibet, clavem ad chip pro encryption tollendo, et sine clave, chip non potest programma, deleri, verificari, etc. Secunda tabula est encryption Flash Lock. technicae artis, quae est algorithmus 128 frenum encryption quod alienum operas in spuma prohibet, clavem ad chip pro encryption tollendo.

Tertium tabulatum technologiae encryptarum programmantium lima utens norma internationalis AES encryption algorithmus, encryption algorithmus, qui adhaeret in US Informationes Signa Processus Foederalis (FIPS) documentum 192, quae a US regiminis institutis ad notitias sensitivas et publicas defendendas adhibita est.Algorithmus circiter 3.4 x 1038 128 frenum continere potest, comparatum cum 56 frenum clavis quantitatis in vexillum DES antecedente, quod circiter 7.2 x 1016 claves praebet.Anno 2000, Institutum Nationale Signorum et Technologiae (NIST) signum AES assumpsit ut vexillum DES anni 1977 reponeret, valde meliore encryptionis fide.NIST illustrat theoreticam securitatem ab AES provisum ostendens, si ratio computandi in uno secundo clavem 56 frenum DES resilire potest, circiter 149 trillion annis ad resiliendum clavem 128 frenum AES capere posse, cum universum documentum sit. minus quam 20 miliardis annorum natus, sic existimare potes quam certa securitas sit.

Actel Flash FPGAs, supra triplicem tutelam fundata, permittit utentis pretiosum IP bene munitum esse et etiam remotum ISP possibilem facere, quod certissimam securitatem praebebit pro programmabili logicae ratione.

II High reliability

Duae errorum genera in transistoribus SRAM fundatae inevitabiles sunt: ​​Error mollis et Firmus Error, qui causantur per navitatem particularum (neutronum, particularum) in atmosphaera transistores incutiendo SRAM, quae, ob summam energiam contentam, possunt immutare. statum transistoris in concursu certo transistoris.

Error mollis sic dictus est maxime pro memoria SRAM, eg SRAM, DRAM, etc. Cum summus navitas particulam datam memoriae SRAM percusserit, notitia status inversa erit, ab 0 ad 1 vel 1 ad 0, inde in tempus datae erroris, qui evanescet cum notitia rescripta est.Hi errores recuperabiles sunt et a FPGA constructo in errore detectionis et correctionis (EDAC) reduci possunt.

Error firmus est cum SRAM FPGA figuratio cellae vel cabling structura a particulis energeticis in atmosphaera emittebatur, inde in mutatione functionis logicae vel erroris wiring qui in defectu systematis perfecti proveniet et perseverabit usque dum repressit et corrigit.

Architectura Actel Flash ab erroribus firmware immunis est ob unicam Flash technologiam, quae alta intentione requirit statum mutandi transistoris in processu Flash, exigentia quae in particulis energeticis ordinariis obviari non potest, ideo comminatio fere non est. -existent.

III Maximum potentia consummatio

Consummationis potentiae in FPGAs genera fere quattuor sunt: ​​potentia potentia, figuratio, potentia static, potentia dynamica.Fere, FPGAs omnes quattuor potentiarum genera habent consumptionem, dum Actel Flash FPGAs vim tantum stabilitatemque potentiamque dynamicam habent, nullam potentiam seu figuram potentiae habent, sicut potestas sursum non requirit magnum principium currentis, et potentiam deorsum. non-volatile est et processus configurationis non requirit.

Flash-substructio FPGAs componuntur ex duobus transistoribus per transitum programmabile, dum SRAM substructio FPGAs componuntur ex sex transistoribus per transitum programmatum, tam pure secundum analysin switch potentiae consummationis, Flash FPGAs multo minorem vim quam SRAM FPGAs consumunt.

Series Fusion potentiae consummationis modum humilem sustinet, ubi ipsum chip potest 1.5 V voltage pro core praebere et potest descendere et excitare per internum RTC et logicam FPGA ad consummationem virtutis inferioris consequendam;Actel IGLOO et IGLOO + series FPGAs ordinantur ad applicationes handheld cum unico suo Flash* Congelo modus statice potentiae consumptionem minuere potest ad tam humilem quam 5uW et nisi data ex RAM.

Actel Flash FPGAs multo minorem consumet potentiam quam contentio, tam stabiliter quam dynamice, et adhiberi potest in applicationibus quae sunt potentiae sensitivae et exigunt abiectionem potentiae inferioris, eg PDAs, ludum consolatur, etc.

 


  • Priora:
  • Deinde:

  • Epistulam tuam hic scribe et mitte nobis