XCVU9P-2FLGB2104I - Circuitus Integrati, Embedded, Field Programmabiles Porta Array
Product attributa
EXEMPLUM | DESCRIPTIO | SELECT |
Categoria | Integrated Circuitus (IC) | |
Mfr | AMD | |
Series | Virtex® UltraScale+™ | |
sarcina | Tray | |
Product Status | Active | |
DigiKey Programmable | Non verificatur | |
Numerus LABS / CLBs | 147780 | |
Numerus Elementorum Logicorum / Cellulae | 2586150 | |
Summa RAM Bits | 391168000 | |
Numerus I / O * | 702 | |
Voltage - Supple | 0.825V ~ 0.876V | |
Adscendens Type | Superficie montis | |
Operating Temperature | -40°C ~ 100°C (TJ) | |
Sarcina / Case | 2104-BBGA, FCBGA | |
Elit Fabrica Package | 2104-FCBGA (47.5x47.5) | |
Basis Product Number | XCVU9 |
Documenta & Media
RESOURCE EXEMPLUM | LINK |
Datasheets | Virtex UltraScale+ FPGA Datasheet |
Environmental Information | Xiliinx RoHS Cert |
EDA exemplum | XCVU9P-2FLGB2104I by Ultra Librarian |
Environmental & Import Classifications
TRIBUO | DESCRIPTIO |
RoHS Status | ROHS3 Compliant |
Humorem Sensitivity Level (MSL) | 4 (LXXII Horae) |
ECCN | 3A001A7B |
HTSUS | 8542.39.0001 |
FPGAs
FPGA (Ges Programmabilis Agri Array) est ulterior progressus machinis programmalium sicut PAL (Programmabilis Array Logica) et GAL (Logic Array Generalis).Nascitur quasi semi-custum in agro Applicationis Specific Circuitus Integrati (ASICs), ambitus consuetudinis defectus appellans et limitata portarum numerum superans machinarum programmatum originalium.
Consilium FPGA non est simpliciter studium astularum, sed praecipue usus FPGA exemplarium ad rationem productorum in aliis industriis.Dissimilis ASICs, FPGAs latius in communicationum industria adhibentur.Per analysim FPGA producti mercati globalis et praebitorum affinium, cum re praesenti in Sinis et principalibus FPGA productorum domesticorum inveniri possunt in futura evolutionis directione technologiae pertinentes, munus maximum habet in provehenda altiore emendatione. de scientia et technica Sinarum gradu.
Contra traditum exemplar de consilio chippis, FPGA chippis non limitatur ad inquisitionem et consilium astularum, sed possunt optimized pro amplis productorum cum specifico chip exemplar.Ex parte artificii, ipsa FPGA constituat ambitum typicam integralem in circuitu semi-consueto, continens administrationis digitales modulorum, infixa unitates, output unitates et unitates initus.Hoc fundamento, necesse est ut in chip comprehensivo FPGA chip optimization ponatur, novas addit chipas functiones meliori currenti consilio chippis, ita simpliciorem structuram altiore chip et meliori effectu.
Basic structura:
FPGA machinae ad quendam semi- consuetudinis ambitum pertinent in speciali proposito gyrationis integratae, quae logicae programmabiles sunt, et possunt solvere problema circuli portae inferioris efficaciter numerorum originalium machinis.structuram fundamentalem FPGA includit programmabiles initus et output unitates, logicae configurabiles cuneos, horologii digitales modulorum administratio, RAM inclusa stipes, opes wiring, nuclei duros infixae dedicatae, et ima iunctae functionum infixae sunt.FPGAs late adhibentur in campo ambitus numeri digitalis ob opes suas locupletes wiring, iterabilem programmationem et integrationem altam, et infimae collocationis.FPGA designationis fluxus designatur algorithmus, signum simulatio et consilium, tabula debugging, excogitator et ipsa requisita ad architecturam algorithm instituendam, usus EDA ad constituendum consilium schema vel HD ad scribendum codicem designandum, cura per codicem simulationis Consilium solutionis obviat requisita ipsa, ac demum tabularum debugging graduum exercetur, cum configuratione ambitum ut limas in FPGA chip inspicias ut ipsam operationem cognoscat.